Laporan Akhir 2 Modul 2




1. Jurnal [Kembali]



2. Alat dan Bahan [Kembali]

  1. Panel DL 2203C 
  2. Panel DL 2203D 
  3. Panel DL 2203S 
  4. Jumper
Gambar 1. Module D'Lorenzo


Gambar 2. Jumper

    Bahan 

    1. IC 74LS112
Gambar 3. IC 74LS112

   
2. Logic Probe
Gambar 5. Logic Probe

3. Switch (SW-SPDT)

Gambar 6. Switch (SW-SPDT)

    4. Power Supply DC

Gambar 7. Power DC

3. Rangkaian Simulasi [Kembali]




4. Prinsip Kerja Rangkaian [Kembali]

    Pada rangkaian T Flip-Flop yang menggunakan IC 74LS112, terdapat kaki J, K, S, R, CLK, Q, dan Q'. Dimana masing-masing inputan dihubungkan dengan saklar SPDT dimana kaki yang dihubungkan ke tegangan +5V akan berlogika 1, dan kaki yang lain dihubungkan ke ground akan berlogika 0. Kaki S , R, dan CLK menggunakan prinsip aktif rendah. Pada kaki S dan R  terlebih dahulu mempengaruhi nilai output (Q dan Q') yang sesuai dengan prinsip S R Flip-flop. Maka agar dapat menggunakan prinsip T Flip-flop pada IC tersebut, kita harus menonaktifkannya dengan SPDT B1 = 1 dan B0 = 1. 
        T flip flop merupakan pengaplikasian gerbang logika yang bersifat multivibrator bistabil dimana stabil dan hanya mengubah situasi tingkat tegangan keluarannya saat dipicu (trigger). T flip flop adalah JK Flip flop yang mana input J dan K dihubungkan. Untuk Outpunya sendiri sesuai dengan tabel kebenarannya,  Apabila T Aktif tinggi maka outputnya merupakan kebalikan output sebelumnya. Berdasarkan kondisi T aktif tinggi, B0 = 1 (R)  dan B1 = 0 (S), maka keluarannya tidak berubah dari output sebelumnya.

5. Video Rangkaian [Kembali]


6. Analisa [Kembali]



7. Link Download [Kembali]

Download HTML [Klik Disini]
Download Rangkaian Simulasi [Klik Disini]
Download Video Simulasi [Klik Disini]
Download Datasheet 74LS112 [Klik Disini]
Download Datasheet SPDT [Klik Disini]
Laporan Akhir 2 Modul 2 Laporan Akhir 2 Modul 2 Reviewed by Andre Kurniawan on Juni 07, 2023 Rating: 5

Tidak ada komentar:

Diberdayakan oleh Blogger.